
Чипове на Axelera са в основата на европейския RISC-V проект за технологичен суверенитет
(снимка: Axelera)
Европейският съюз се впуска в най-големия си проект за чипове, за да укрепи технологичния суверенитет на Стария континент в областта на високопроизводителните изчисления (HPC) и изкуствения интелект (AI). По-рано този месец официално стартира първата фаза SGA1 на проекта Digital Autonomy with RISC-V in Europe (DARE) с бюджет от 240 милиона евро, в рамките на който ЕС ще разработва RICS-V чипове.
Инициативата ще бъде финансирана от 38 участници, включително ИТ компании, изследователски институти и университети от цяла Европа. Проектът се подкрепя от EuroHPC JU и се координира от Барселонския суперкомпютърен център (BSC-CNS), който има богат опит в разработването на RISC-V чипове и суперкомпютърни системи.
Половината от инвестицията в проекта DARE ще бъде предоставена от Европейската комисия чрез EuroHPC, а другата половина ще дойде директно от европейски партньори, включително 34 милиона евро от испанското Министерство на науката, иновациите и университетите.
Тригодишната програма DARE SGA1 е първата фаза от шестгодишната инициатива DARE. Целта на проекта е да създаде напълно развит, независим европейски суперкомпютърен хардуерен и софтуерен стек за HPC и AI, включително чипове и софтуер. Инициативата идва в отговор на стратегическата нужда на Европа от цифров суверенитет и стремежа ѝ да получи пълен контрол върху критичната компютърна инфраструктура.
В рамките на проекта DARE SGA1 ще бъдат разработени три чиплета, базирани на RISC-V архитектура, всеки от които ще изпълнява критична функция в HPC и AI компютри:
Векторен ускорител (VEC) за HPC работни натоварвания и нововъзникващи конвергирани HPC-AI приложения. Базираният в Барселона дизайнер на чипове Openchip ще ръководи разработката.
AI Processing Unit (AIPU) за ускоряване на генерирането на AI изводи. Създаването му е поверено на холандския стартъп Axelera AI, който ще се заеме с разработката на AI чипа, използвайки in-memory изчисления.
Процесор с общо предназначение (GPP), оптимизиран за HPC работни натоварвания в европейски суперкомпютри. Разработката е поверена на немската компания Codasip. Този процесор ще може да се персонализира и адаптира към различни HPC приложения, включително научни изчисления, AI и обработка на големи данни.
В допълнение към споменатите компании, imec и JÜLICH Supercomputing center (JSC) са посочени като технически лидери, които ще движат напред ключови иновации в рамките на проекта. В проекта е ангажирана и BSC, която ще участва в планирането разработването на софтуерни и хардуерни решения. Чиплетите ще се произвеждат по CMOS технология и съвременни технологични процеси.
Axelera ще получи до 61 милиона евро за разработка, в зависимост от изпълнението на различни етапи през следващите три години, каза изпълнителният директор на компанията Фабрицио дел Мафео пред EE Times. Докато настоящият чип Axelera Metis AIPU е насочен към крайни системи, чиплет-базираният продукт, разработен в рамките на DARE, не е голяма промяна, а по-скоро мащабируема, уточнява мениджърът.
Миналата година Codasip обяви 64-битовия чип X730, базиран на RISC-V с архитектурна защита CHERI. Компанията е събрала 34,6 милиона долара общо финансиране през последното десетилетие, според The Next Platform, включително финансиране от различни инициативи на ЕС.